数字电路设计的抽象模型:
器件级DEVICE——电路级CIRCUIT——门级GATE——模块级MODULE——系统级SYSTEM
门阵列与门海:
门阵列(GA Gate Array)是布线通道阵列,门海(SOG sea of gate)是无通道阵列,可以将没有利用的逻辑门作为布线区,而没有指定固定的布线通道,以此提高布线的布通率。
可编程器件:PAL CPLD FPGA
SOC:ystem on a chip 将完整计算机所有不同的功能块一次直接集成于一颗芯片上。有多个MPU DSP MCU或者复合的ip核及存储核。
数字集成电路的功能性和稳定性:
电压传输特性
噪声容限:为了使电路稳定性强,应该使0 1的区间尽可能大。
再生性:保证一个受干扰的信号通过若干个逻辑级后逐渐收敛回某个额定电平。
理想数字门:
**传播延时建模分析:**一阶RC网络分析