Java教程

【ZYNQ学习】ZYNQ架构介绍

本文主要是介绍【ZYNQ学习】ZYNQ架构介绍,对大家解决编程问题具有一定的参考价值,需要的程序猿们随着小编来一起学习吧!

在上一篇博客中,主要介绍了ZYNQ的基本信息以及如何在vivado上实现自己的设计,但是在实际应用中,掌握ZYNQ的架构是必要的,因此在这篇博客中主要记录一下ZYNQ的架构
本篇博客的主要参考是ZYNQ book,有兴趣的可以去阅读一下,里面对于ZYNQ的介绍我认为讲的还不错,适合入门使用

处理器系统

  • 硬处理器:一颗双核ARM Cortex-A9处理器
  • 软处理器:Xilinx的MicroBlaze,由可编程逻辑部分的单元组合而成
  • 软处理器的优势是处理器实例的数量和精确实现是灵活的,而硬处理器可以获得相对较高的性能,可以在ZYNQ的PL部分分配上一个或多个MicroBlaze软处理器,用于和ARM处理器协同工作
    软件硬件处理器

下面着重来介绍一下PS部分,提到PS部分,下面这张图需要掌握:
PS部分

可以发现ZYNQ的处理器系统里并非只有ARM处理器,还有一组相关的处理资源,形成了一个应用处理器单元(Application Processing Unit,APU),除此之外还有时钟发生电路,扩展外设接口,存储器接口等

应用处理器单元(APU)

APU主要由两个ARM处理核组成,每个都关联了一些可计算的单元:

  • 一个NEONTM媒体处理引擎(Media Processing Engine,MPE)
  • 浮点单元(Floating Point Unit,FPU)
  • 一个内存管理单元(Memory Management Unit,MMU)
  • 一个一级cache存储器(分为指令和数据两个部分)
  • 一个二级cache存储器
  • 片上存储器(On Chip Memory,OCM)
  • 一个一致性控制单元(Snoop Control Unit,SCU)在ARM核和二级cache及OCM存储器之间形成了桥连接
这篇关于【ZYNQ学习】ZYNQ架构介绍的文章就介绍到这儿,希望我们推荐的文章对大家有所帮助,也希望大家多多支持为之网!